FPGA-常用电平标准介绍、LVDS供电注意事项

FPGA-常用电平标准介绍、LVDS供电注意事项

电平标准等事项,做个笔记



一、TTL

三极管单端输出
如串口模块:USB转TTL;FPGA板子上的 I/O口电平标准。只有几十MHz,工程中基本不用了。
单端:信号由一根导线输出,+5/3.3V为高电平,0为低电平。


二、CMOS

MOS管单端输出,功耗低,翻转快。
工程实际一般适用于小于200MHz或者小于150MHz

三、LVDS

LVDS是低压差分信号
LVPECL是高速差分信号,PECL差值更大,抗干扰更强,速度比LVDS大。
当外部输入电平为LVPECL,而FPGA板子是LVDS时,硬件需要使用电阻网络将LVPECL转为LVDS

四、TMDS

差分信号,针对于HDMI视频传输

差分:信号由两根导线输出,如双绞线、网线。抗干扰强,理论是最高频率2G。
工程实际一般适用300、400MHz,700、800MHz。

五、SSTL、HSTL

专门用于DDR存储器的单端标准。


总结

电平标准注意事项笔记总结,方便后续项目开发中的细节处理。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值