AXI DMA测试

本文介绍AXI DMA测试过程,包括处理器通过M_AXI_GP0与AXI_DMA交互,数据经S_AXI_HP0从DDR读取并写回,FIFO在其中起桥梁作用。测试涉及数据传输校验,确保一致性。详细步骤、工程构建和代码说明见配套文档。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

在这里插入图片描述

​AXI DMA测试

增加一个AXIDMA章节,这部分内容是很多例程的基础,难度不大但是也不小,需要彻底理解整个运行机制。

在这里插入图片描述

              图4‑61 测试框图

  处理器通过M_AXI_GP0接口和AXI_DMA通信,以设置、启动和监控数据传输。数据传输通过S_AXI_HP0接口。整个过程如下:

  • PS 端 ARM 将数据发送给 DDR。
  • PS 控制 DMA,使 DMA 通过数据通道读取 DDR 中的数据; DMA 将读取到的数据传给 FIFO。
  • FIFO 将数据传输给 DMA; PS 控制 DMA,使 DMA 通过数据通道将数据写入 DDR 中。
  • 传输校验,对比接收数据与发送数据是否一致。

详细的建立工程细节请参考例程下的《DOC》文件夹。

BD框图:

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

OpenFPGA

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值