DSP 的 BYPASS MODE 和 PLL MODE

本文详细解析了TMS320VC5502 DSP的时钟源配置原理,介绍了BYPASS MODE和PLL MODE两种工作模式。BYPASS MODE直接使用输入时钟源,而PLL MODE则通过PLL模块实现频率的调整。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

"The input clock source to the DSP can be directly used to generate the clocks to other parts of the system (Bypass Mode) or it can be multiplied by a value from 2 to 15 and divided by a value from 1 to 32 to achieve a desired frequency (PLL Mode).The PLLEN bit of the PLL Control/Status Register (PLLCSR) is used to select between the PLL and bypass modes of the clock generator."

                 -TMS320VC5502 DATASHEET

从上述描述中可以看出,DSP的时钟源信号可以直接输送到DSP的其他部分,用以产生其他部分的时钟,这就是BYPASS MODE。

也可以乘上2~15之间的任意数,除以1~32之间的任意数来获得所需要的频率,这就是PLL MODE。

BYPASS MODE和PLL MODE的选择是通过PLLCSR寄存器(CSL在PLL模块下)的PLLEN模块来决定的。

其中,BYPASS MODE是5502 DSP默认的模式。

转载于:https://www.cnblogs.com/elaron/archive/2011/07/17/2108856.html

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值