Altium Designer 22 DRC规则检查解析(转载)

原文链接:Altium Designer 22 DRC规则检查解析 - 哔哩哔哩 (bilibili.com)

PCB Designer Rules 即用来约束PCB走线或布局的规则条例。通常有如,PCB板厂所提供给你的最小线宽线距参数、最小字符宽高度、最小VIA&PAD内外径参数等,需要设计遵守的,否则会导致产品生产困难(乃至无法生产)或不良率的增加;约束条款即称为PCB Designer Rules;对于一个设计完的PCB,我们常常需要进行DRC规则检查,确保板子的电器连接及制作工艺在设定规则的范围内,确保电路板不出现不必要错误。在使用Altium Designer 22设计完成后的PCB项目文件,根据设计前设置好的规则会进行DRC规则检查,然后软件会出现提示一些警告、错误等问题,针对可能出现的一些常规的规则问题我们做以下规则的解析。

1. Clearance Constraint (Gap=10mil) (All),(All)

间隙约束,也就是约束PCB中的电气间距,比如阻容各类元件的焊盘间距小于规则中的设定值,即报警。

规则设置如下图:


如上图的表中,可以分别设置走线(Track)、贴片焊盘(SMD Pad)、通孔焊盘(TH Pad)、过孔(Via)、覆铜(Copper)、丝印字符(Text)、孔(Hole),这些两两之间的间距都可以设置约束值。

2. Short-Circuit Constraint (

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值