Xilinx VIVADO固化流程
-
纯verilog工程,不涉及SDK代码的固化流程:
综合,实现,生成比特流后,点击Tools—Generate Memory Cinfiguration File…

如图,选择所用FLASH的类型,设置生成mcs文件名,选择生成的比特流文件,文件保存路径自动显示为如图。

板子上电,连好JTAG,Open Target后,点击Add Configuration Memory Device

如图,选择所用的flash器件(我用的是28f00ap30t-bpi-x16)

出现如图所示对话框,问是否要编程flash,选择ok

设置好如下选项:(我用的是28f00ap30t-bpi-x16)

然后就开始固化程序了,等待固化完成,断点,断开JTAG,再上电,可以发现会自动从flash加载程序,Done引脚变高,灯变亮,说明程序加载完毕。固化成功。
含SDK的固化流程
在SDK中选择Xilinx Tools–Program FPGA,bootloop选项中选择elf文件,然后下载。

点击Xilinx Tools—Program Flash,选择download.bit,选择所用的flash类型,点击program

下载完成后,断电,断开JTAG,上电,可以看到正常运行。
还有一种方法是在vivado中关联elf,再生成bit,再生成mcs,再固化。没试过,不知道如何关联。
————————————————
版权声明:本文为CSDN博主「xie2012302700054」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接:https://blog.csdn.net/xie2012302700054/article/details/82428977/
该博客详细介绍了纯Verilog工程和含SDK工程在Xilinx VIVADO中进行固化的流程。对于纯Verilog工程,流程包括综合、实现、生成比特流,然后使用Tools生成Memory Configuration File并固化到FLASH中。而对于含SDK工程,除了上述步骤外,还需要在SDK中编程FPGA并选择ELF文件下载,最后通过Program Flash将程序烧录到FLASH。整个过程详尽且清晰,确保了程序能够成功加载并运行。
5053

被折叠的 条评论
为什么被折叠?



