FPGA实验4:1位二进制全加器设计

  • 实验目的及要求

  1. 熟悉Quartus II 集成环境的图形输入方法;
  2. 学会把设计项目成为可调用元件符号和调用元件的方法;
  3. 掌握同一工程中多个文件的编译、仿真方法。
  • 实验原理

本实验首先使用图形输入的方法由逻辑门电路设计一个半加器,然后使用。分别进行仿真、引脚分配并下载到电路板进行功能验证。

 

  • 实验内容和步骤

  1. 创建个人实验文件夹(最好使用英文字母命名不要用中文名称)。
  2. 运行Quartus II 软件,选择File -> New,在 Device Design Files 中选择Block Diagram/Schematic File,如图4-1所示,点击OK打开原理图编辑窗口。
  3. 在图形编辑窗中双击鼠标左键,将弹出元件输入对话框,在对话框右栏打开元件库找到需要的元件,如图4-2所示,点击OK即可将元件调入原理图编辑窗。将所有需要的元件都调入编辑窗。
  4. 将各个元件采用单击鼠标并拖动的方法连接号电路图,然后分别在in
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

x陌北x

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值