-
实验目的及要求
- 掌握时钟信号、进程和BUFFER端口的运用;
- 了解计数器的设计、仿真和硬件测试,进一步熟悉VHDL语句、语法及应用等。
-
实验原理
运用Quartus II 集成环境下的VHDL文本设计方法设计4位加法计数器,进行波形仿真和分析、引脚分配并下载到实验设备上进行功能测试。
-
实验内容和步骤
实验步骤和方法参考实验一,引脚分配可参考下表。
引脚名称 |
引脚编号 |
运用Quartus II 集成环境下的VHDL文本设计方法设计4位加法计数器,进行波形仿真和分析、引脚分配并下载到实验设备上进行功能测试。
实验步骤和方法参考实验一,引脚分配可参考下表。
引脚名称 |
引脚编号 |