FPGA(8)--频率计检测控制系统

⑥再次启动传送带,将检测合格的频率计移动到包装工位,并统计和显示合格产品的数量;2s后传送带停,回到初始状态。

2.频率计检测设计要求

频率计是用来测量给定信号频率的仪器。其基本原理是在给定的标准时间内(通常是1s),通过计数器检测输入信号的脉冲个数。如图2所示,Clkin是待测信号,Clk是频率计工作时钟,Conl是频率计产生的测控信号,测控信号通常设置为2s的周期,占空比为50%。测量的原理:统计在Conl为高电平时Clkin有多少个周期的脉冲信号。

二、设计思路


1.确定VHDL描述与原理图相结合完成设计

根据该检测控制系统的设计要求可知,该系统可以由三个子部分组成,即频率检测部分、系统主控制部分和七段数码管显示部分。因此,可以分别将三个部分用VHDL描述,进而将三个部分分别封装成元件,以供最后原理图调用连接完成设计。

2.确定状态情况

根据整体控制系统设计要求可知,该系统的状态可以分为五个,即如下图所示的状态机图。

S0:初始状态(Sensor_1检测到产品进入而进入下一状态)

S1:产品进入传送带传输(Sensor_2检测到产品到达而进入下一状态)

S2:移动电机向下移动,频率测量仪接入产品(延迟3s进入下一状态)

S3:进行检测,移动电机向上移动(Sensor_3检测到电机到达而进入下一状态)

S4:再次启动传送带,更新数据(2s后回到初始状态)

3.数码管显示功能

考虑到该系统

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值