Moelsim中无法仿真的问题

在使用Quartus和Modelsim进行Verilog RTL仿真时,遇到仿真波形未自动显示的问题。原因可能是testbench文件名与module名称不匹配。解决办法是确保两者名称一致,例如将module名改为verilog2,或testbench文件名改为verilog1,完成编译后,仿真界面即可正常显示。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

Modelsim中没有自动显示出仿真波形

最近在使用quartus编写verilog时发现编译通过了并且无报错的情况下,RTL仿真没有自动显示出波形。发现是testbench文件中文件名和module后的文件名不一致导致的,附上以led为例的解决办法。
在这里插入图片描述
此时可以看到,文件通过了编译。但是当我点击RTL仿真之后却看不到仿真界面。
在这里插入图片描述

在这里插入图片描述
可以看到,我的module名为verilog1,而testbench文件名为verilog2(因为是突然想起以前遇到的问题,就随意的起了名字)。因为告诉modelsim去找verilog2而testbench中写的是verilog1所以找不到。
这时修改module的名字为Verilog2,或者修改testbench名为Verilog1。
在这里插入图片描述
这里我把module名改为verilog2再进行编译仿真。
在这里插入图片描述
可以看到modelsim中出现仿真结果。
是查阅小梅哥的资料找到的解决方法。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值