1.1 概述
Hi3516DV300 作为新一代行业专用 Smart HD IP 摄像机 SOC,集成新一代 ISP、业界
最新的 H.265 视频压缩编码器,同时集成高性能 NNIE 引擎,使得 Hi3516DV300 在
低码率、高画质、智能处理和分析、低功耗等方面引领行业水平。集成 POR、RTC、
Audio Codec 以及待机唤醒电路,为客户极大的降低了 ebom 成本。且与上海海思
DVR/NVR 芯片相似的接口设计,能方便支撑客户产品开发和量产。
1.2 应用场景
1.2.1 Hi3516DV300 HD IP 摄像机解决方案
1.3.2 处理器内核
双核 ARM Cortex-A7@ 900MHz,32KB I-Cache,32KB D-Cache,256KB L2
Cache
支持 NEON 加速,集成 FPU 处理单元
1.3.3 视频编解码
H.264 BP/MP/HP
H.265 Main Profile
支持 I/P 帧,支持 Smart P 参考
MJPEG/JPEG Baseline 编码
1.3.4 视频编解码处理性能
H.264/H.265 编解码最大宽度 3072,最大分辨率 3072x2160,仅支持解码自身编
码码流
H.264/H.265 多码流实时编解码能力:
− 2688x1536@30fps+720x480@30fps+360x240@30fps 编码
− 3072x2160@20fps+720x480@20fps+360x240@20fps 编码
− 1920x1080@30fps+720x480@30fps+1920x1080@30fps 解码
JPEG 编码、解码能力:
− 16M(4608x3456) @10fps
支持 CBR/VBR/FIXQP/AVBR/QPMAP 五种码率控制模式
输出码率最高 50Mbps
支持 8 个感兴趣区域(ROI)编码
1.3.5 智能视频分析
集成神经网络加速引擎,处理性能达 1.0Tops
集成智能计算加速引擎(含跟踪、人脸校正)
1.3.6 视频与图形处理
3D 去噪、图像增强、动态对比度增强处理功能
视频、图形输出抗闪烁处理
视频、图形 1/15~16x 缩放功能
视频图形叠加
图像 90、180、270 度旋转
图像 Mirror、Flip 功能
8 个区域的编码前处理 OSD 叠加
1.3.7 ISP
3A(AE/AWB/AF),支持第三方 3A 算法
固定模式噪声消除、坏点校正
镜头阴影校正、镜头畸变校正、紫边校正
方向自适应 demosaic
gamma 校正、动态对比度增强、色彩管理和增强
区域自适应去雾
多级降噪(BayerNR、3DNR)、细节增强及锐化增强
Local Tone mapping
Sensor built-in WDR 和 2F WDR(line-base/frame-base/DCG)
支持 6-DOF 防抖
提供 PC 端 ISP tuning tools
1.3.8 音频编解码
通过软件实现多协议语音编解码(G.711、G.726、ADPCM)
支持音频 3A(AEC、ANR、AGC)功能
1.3.9 安全
支持安全启动
硬件实现内存隔离
硬件实现 AES/DES/3DES/RSA 多种加解密算法
硬件实现 HASH(SHA1/SHA256/HMAC_SHA/HMAC_SHA256)
集成硬件随机数发生机
集成 8K bit OTP 存储空间
1.3.10 视频接口
输入
− 支持两路输入
第一路支持输入最大宽度 3072,最大分辨率 3072x2160
第二路支持输入最大宽度 2048,最大分辨率 2048x1536
− 支持 8/10/12/14 bit RGB Bayer DC 时序视频输入
− 支持 BT.601、BT.656、BT.1120 视频输入接口
− 支持 MIPI、LVDS/Sub-LVDS、HiSPi 接口
− 支持与 SONY、ON、OmniVision、Panasonic 等主流高清 CMOS sensor 对接
− 兼容多种 sensor 并行/差分接口电气特性
− 提供可编程 sensor 时钟输出
输出
− 支持 1 个 BT.656/BT.1120 视频输出接口
− 支持 6/8bit 串行、16/18/24bit RGB 并行 LCD 输出
− 支持 4Lane Mipi-DSI 接口输出
− 支持 HDMI 1.4 输出(最大分辨率 1080p60)