自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(20)
  • 收藏
  • 关注

原创 PuTTY软件访问ZYNQ板卡的Linux系统

本文讲述了使用PuTTY软件对ZYNQ板卡上的嵌入式Linux系统进行访问,介绍了SSH和串口功能。

2025-09-14 20:34:08 350

原创 FileZilla Client软件访问ZYNQ板卡的Linux系统

本文主要介绍使用FileZilla Client软件对ZYNQ板卡上的嵌入式Linux系统进行访问,使用到FTP功能

2025-09-14 19:28:23 282

原创 MobaXterm软件访问ZYNQ板卡的Linux系统

本文介绍了MobaXterm的串口、SSH远程访问、FTP文件传输三种功能,使用MobaXterm访问ZYNQ板卡的嵌入式Linux操作系统。

2025-09-14 18:50:59 358

原创 【ZYNQ开发篇】Petalinux和电脑端的静态ip地址配置

本文讲述了客户端软件通过ip地址对ZYNQ板卡进行访问,设置静态ip尤为重要,讲述了静态ip地址的设置过程。

2025-09-14 17:55:27 540

原创 Petalinux相关配置——ZYNQ通过eMMC启动

本文介绍了使用Petalinux工具为ZYNQ板卡配置eMMC启动嵌入式Linux系统的关键步骤。

2025-09-14 17:04:05 367

原创 eMMC分区操作——ZYNQ通过eMMC启动

本文介绍了ZYNQ通过eMMC启动的步骤。由于eMMC是焊接在板卡上的存储芯片,需要先通过SD卡启动Linux系统,在系统内对eMMC进行分区和文件拷贝操作。

2025-09-13 21:51:50 1612

原创 Petalinux相关配置——ZYNQ通过SD卡启动

本文介绍了使用petalinux工具为ZYNQ部署嵌入式Linux系统,ZYNQ板卡通过SD卡启动,需要对SD卡进行相关的配置。

2025-09-13 13:47:48 204

原创 Ubuntu Linux SD卡分区操作

本文介绍了在Ubuntu系统下对SD卡进行分区操作的方法,用于Petalinux开发流程。主要内容包括:通过fdisk工具删除原有分区并创建两个新分区(FAT32格式的启动分区和ext4格式的Linux分区),格式化分区后挂载使用。最后将Petalinux生成的文件分别拷贝到对应分区,实现ZYNQ板卡的SD卡启动。操作涉及终端命令、分区类型选择和格式化等关键步骤。

2025-09-13 10:58:41 457

原创 【ZYNQ 开发篇】petalinux-config配置

本文介绍了使用Petalinux工具为ZYNQ搭建嵌入式Linux系统时的配置要点。主要包括:1)Linux组件选择,可设置源码来源;2)硬件设置,包括串口、以太网、存储设备等配置;3)根文件系统存储类型选择(INITRAMFS或SD卡);4)固件版本配置。操作通过键盘导航界面完成,支持保存/加载配置。文章提供了基本配置指导,其他选项可自行探索。

2025-09-12 18:03:02 659

原创 【ZYNQ 开发篇】Petalinux开发流程

本文介绍了使用Xilinx Petalinux工具进行ZYNQ PS端嵌入式Linux系统开发的流程。首先说明在Ubuntu虚拟机环境下安装Petalinux所需的依赖库和软件包,并配置环境变量。然后详细讲解了创建Petalinux工程、导入硬件描述文件、配置u-boot/内核/根文件系统/设备树等步骤,以及编译生成BOOT.BIN、image.ub和rootfs等启动文件的方法。最后将生成的文件拷贝到SD卡或eMMC存储介质中,实现ZYNQ板卡通过Linux系统启动。

2025-09-05 00:08:33 954

原创 【ZYNQ 开发篇】SDK裸机开发流程

本文介绍了ZYNQ处理器PS端裸机开发的基本流程。首先需要完成vivado硬件平台配置并导出.hdf文件,然后通过SDK软件进行开发。主要内容包括:创建应用工程(可选择裸机、Linux或FreeRTOS平台),进行程序编译和调试;创建FSBL引导加载工程生成FSBL.elf文件;配置生成BOOT.BIN启动文件(需包含FSBL.elf、应用程序.elf和bitstream文件);最后介绍了将BOOT.BIN烧写到Flash存储器的步骤。文章适用于ZYNQ初学者,提供了从软件开发到程序固化存储的完整流程指南。

2025-09-03 22:40:46 679

原创 【ZYNQ 开发篇】ZYNQ vivado基本开发流程(二)

本文介绍了ZYNQ开发中的关键配置步骤:1)时钟配置通常保持默认;2)DDR配置需根据型号设置参数,包括内存类型、总线宽度、容量等;3)PS-PL接口配置包含主从接口设置,用于数据传输与控制;4)详细说明了生成工程和导出硬件平台的流程,包括生成bitstream的注意事项。作者表示对PS-PL接口配置尚在学习阶段,希望获得更多指导。文章延续了前篇关于ZYNQ基本开发流程的内容,为硬件开发提供了实用参考。

2025-09-02 22:37:30 806

原创 【FPGA新手篇】vivado生成MCS文件并烧写FLASH

本文介绍了FPGA开发中如何将Bitstream文件转换为MCS文件并烧录到Flash存储器中,实现断电后程序不丢失。主要内容包括:1)在Vivado工具中通过Generate Memory Configuration File"选项生成MCS文件;2)详细说明了MCS文件的配置参数,包括格式选择、Flash型号指定、接口类型等;3)描述了将MCS文件烧录到Flash存储器的具体步骤;4)强调了烧录过程较耗时,需耐心等待完成。该方法适用于FPGA开发完成后需要固化程序的场景,确保系统断

2025-09-02 20:58:10 780

原创 【ZYNQ 开发篇】ZYNQ vivado基本开发流程(一)

本文介绍了赛灵思ZYNQ系列FPGA芯片的特点和基本开发配置流程。ZYNQ系列集成了FPGA可编程逻辑(PL)和ARM处理器系统(PS),功能更强大但开发更复杂。重点讲解了在Vivado中创建工程、添加ZYNQ IP核后,对PS端IO配置的详细步骤,包括MIO电压选择、QSPI闪存配置、SD卡/eMMC设置、UART调试接口、GPIO引脚分配以及以太网和USB接口等重要外设的配置方法,为ZYNQ开发提供基础指导。

2025-08-31 21:08:20 788

原创 【FPGA新手篇】Vivado FPGA 基本开发流程

摘要:本文介绍了使用Vivado软件进行FPGA开发的基本流程:1)创建工程并选择FPGA型号;2)添加设计文件、约束文件和仿真文件;3)编写代码后依次执行综合、实现和生成比特流文件;4)连接FPGA板卡并烧录生成的比特流文件。开发过程中需要注意FPGA型号支持包的安装,以及调试信号(ILA核)会生成.ltx调试文件。整个流程涵盖了从工程创建到最终烧录的关键步骤。

2025-08-31 17:57:04 214

原创 一阶全通滤波器

一阶滞后全通滤波器如图所示,与一阶超前全通滤波器类似,输入为Ui,输出为Uo,电阻R1 = R2 = R3 = R =1k,电容C1 = C = 100nF,求其传递函数,进行如下计算。一阶超前全通滤波器如图所示,输入为Ui,输出为Uo,电阻R1 = R2 = R3 = R =1k,电容C1 = C = 100nF,求其传递函数,进行如下计算。全通滤波器对于频率从0到无穷大的信号具有相同的比例系数,但对不同频率的信号将产生不同的位移。全通滤波器广泛应用于音频和语音信号处理,用以降噪,提高语音质量。

2023-08-23 21:23:14 4213

原创 RC低通滤波器相频特性分析

由上图可知,当频率为截止频率100Hz时, 二阶RC滤波器的每一个RC低通电路相移-45°,两个RC低通电路总共相移-90°。RC低通滤波电路由于电阻电容的充放电作用,存在时延,即出现相位偏移,一阶RC低通滤波器随着输入电压频率的增大,输出电压相位会超前于输入电压的相位,最大相位偏移为-90°,一旦相位偏差达到90°,输入电压频率继续增大,输出电压相位将一直保持超前于输入电压90°不变。从图中可看出,在截至频率100Hz处,相位偏移为-45°,且随着频率的增加,相位偏移一直在增大,最终保持在-90°。

2023-08-19 18:22:46 7686

原创 RC低通滤波器移相

当f >> fo时,每级RC电路相位移接近-90°,则两级RC电路总位移趋近于-180°,输入和输出的波形对比如下图所示,(绿色为输出,红色为输入)当f = fo时,每级RC低通电路相位移为-45°,则两级RC电路的总相位移为-90°,输入和输出的波形对比如下图所示,(绿色为输出,红色为输入)例,二阶RC无源低通滤波电路,电阻阻值1592欧,电容容值1uf,经计算得到特征频率,fo为100Hz,截止频率,fp为37Hz,如下图所示,特征频率fo,由电路决定,一般。

2023-08-17 17:16:13 5400 1

原创 RC低通滤波器截止频率推导

例:在一阶RC低通滤波电路中,当电阻取值1592欧姆,电容取值为1uf时,经由截止频率公式计算得到,截止频率fc为37.30Hz,通过Multisim仿真可知,在其幅频图中,-2.939dB处,所对应的频率为36.81Hz,理论计算值与仿真值相符。例:在一阶RC低通滤波电路中,当电阻取值1592欧姆,电容取值为1uf时,经由截止频率公式计算得到,截止频率fc为99.97Hz,通过Multisim仿真可知,在其幅频图中,-3.012dB处,所对应的频率为100Hz,理论计算值与仿真值相符。

2023-08-15 21:16:59 13684 1

原创 RC高通滤波器截止频率公式推导

一阶高通滤波器如图所示,输入为Ui,输出为Uo,电容C与电阻R串联,令电容C的容抗为Xc(Xc = 1 / jwC),则传递函数H(jw)为,H(jw)的模值,|H(jw)|为电压增益,当其下降Sqrt[2]/2(-3dB),此时频率即为截止频率,记作fc,通过数学软件Mathematica,求得|H(jw)|值,进而求得截止频率。

2023-08-15 19:58:15 19850 1

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除