超详细解答DDS(直接数字频率合成)

首先先来看一下DDS的框图,如下所示:

频率字F_WORD部分是用来控制输出波形的频率的,频率字越大,输出波形的频率也越大,那么周期就会越小,因为T=1/F。

相位字P_WORD部分是用来控制输出波形的相位的,也就是波形的左移右移(在这里面是左移)。因为在读波形数据表里面的数据时,读到最后一个后,就会跳到第一个里面去读。

其他的累计寄存器可以认为是时序逻辑,打一拍的操作。

比如说你的ROM里面存了8*4096大小的数据,如下所示:

由上图可知假设是ROM中有4096个存储单元(教学视频中用的4096个单元,即2^12次方),每个单元的存储数据能力是8位的数据。

在一些FPGA教学视频中,往往将频率字F_WORD定义为F_WORD[31:0],即32位的频率字(好像是说计算机最大可用运行内存为4G,也就是刚好2^32次方,我个人认为不一定非得取32,可以取小一点也行)。

假设此时ROM用的是4096个存储单元,那么将频率字F_WORD的高12位定义成ROM的地址(4096)即,ROM_ADDR=F_WORD[31:20]。如下所示:

如果设置F_WORD[19:0]每次自增为2^20,即上图所示的全为1,那么下一次则会让F_WORD[31:20]中的最后地位加1。也就是ROM_ADDR加1,也就是ROM里面的单元加1,此时信号就会输出第2个数据。依次类推,如果,F_WORD[19:0]自增速度慢一些,那么ROM地址改变的也就慢一些,波形周期也就长一些。

P_WORD就是直接等于ROM单元数,直接和F_WORD[31:20]相加,让他先从第几个单元开始输出,一直循环输出。

一本好书,研究dds数字频率合成必读! 内容简介 《直接数字频率合成》共6章,比较全面、深入地讨论了DDS的理论与应用。主要内容包括DDS的基本概念、相位累加器、正弦查表、D/A变换器的噪声分析;拟周期脉冲删除;级数展开、连分式展开;DDS相位噪声杂散产生的机理及其降低;DDS与PLL的组合;分数-N频率合成器原理;低噪声微波频率合成器的设计原理;新的DDS结构等。 《直接数字频率合成》的特点是:内容新,反映了现在的研究发展水平;抓住问题的主要方面,把理论与应用结合在一起;可供无线电通信领域中的研究者工程技术人员学习参考,也可作为工作在其他领域中的有关人员学习参考。 3目录 序言 第1章 直接数字频率合成原理 1.1 DDS的基本概念 1.2 相位累加器 1.3 正弦查表 1.4 D/A变换器 1.4.1 数字编码 1.4.2 输出波形 1.5 具有调制能力的DDS系统 1.6 逼近频率合成 第2章 DDS中的相位杂散噪声 2.1 引言 2.2 矩形波输出 2.2.1 拟周期脉冲删除 2.2.2 基于修正的恩格尔级数展开的系统 2.2.3 基于连分式展开的系统 2.2.4 基于展开组合的系统 2.2.5 杂散信号 2.3 正弦波输出 2.3.1 量化输出正弦波的傅里叶分析 2.3.2 相位截断正弦波的频谱分析 2.3.3 正弦字的截断 2.3.4 背景杂散信号电平的估计 2.3.5 WS之间的关系 2.4 D/A变换器的噪声分析 2.4.1 量化引起的信噪比 2.4.2 D/A变换器引起的非线性杂散信号 2.4.3 突发性尖脉冲 2.5 脉冲速率频率合成器的频谱 第3章 DDS中相位噪声杂散信号的降低 3.1 DDS的噪声特性 3.1.1 不同电路的噪声特性 3.1.2 DDS的相位噪声 3.2 DDS中接近载波的噪声 3.2.1 DDS输出噪声的计算 3.2.2 接近载波噪声的理论基础 3.2.3 杂散频谱的估计 3.2.4 实验结果及讨论 3.3 输出滤波器 3.4 改进DDS电路的设计 3.4.1 降低ROM的容量 3.4.2 降低突发性尖脉冲的方法 3.5 DDS频谱性能的改进 3.6 DDS与PLL的组合 3.6.1 DDS与PLL组合合成器 3.6.2 十进制DDS的设计 第4章 分数-N频率合成器原理 4.1 FNPLL环路 4.1.1 FNPLL环路的组成 4.1.2 FNPLL环路的工作原理 4.2 FNPLL环路简化频率合成 4.3 使用FNPLL环路的频率合成器 4.4 DDS控制吞脉冲分数-N频率合成原理 4.5 DDS控制吞脉冲分数-N环路的杂散相位调制 4.6 双模式分频器 4.7 多级调制分数分频器 4.7.1 分数分频的新方法 4.7.2 具有∑-△结构的分数-N频率合成中的杂散信号 4.7.3 分数分频器的实现 第5章 低噪声微波频率合成器的设计原理 5.1 微波环路的基本框图 5.2 微波环路中的加性噪声 5.3 用环路滤波器改善输出噪声 5.4 微波频率合成举例 5.4.1 超低噪声微波频率合成器 5.4.2 雷达通信系统中的低噪声频率合成器 第6章 新的DDS结构 6.1 混合DDS 6.1.1 混合DDS结构 6.1.2 800MHz混合DDS 6.2 DDS后接重复分频混频器 6.2.1 总的要求 6.2.2 5100结构作为偏移合成器 6.2.3 混频分频链的前后端 6.3 综合技术结构 6.4 IIR滤波方法 6.4.1 IIR谐振器 6.4.2 用TMS320C30产生正弦波 6.5 复位方法 6.5.1 无稳定性控制的IIR滤波器 6.5.2 有稳定性控制的IIR滤波器 6.5.3 有稳定性控制小□值的IIR滤波器 6.5.4 DCSW方法 6.5.5 IIR-ALT方法 6.6 实现与试验结果 6.6.1 数值输出 6.6.2 模拟输出 附录 附录A:拉普拉斯变换 附录B:z变换 附录C:DDS输出的傅里叶变换 附录D:正交调制器相位误差的数字相位预矫正
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值