自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(18)
  • 资源 (5)
  • 收藏
  • 关注

原创 【开源】STM32开发TN160红外热成像模组教程(文末附源码)

【免费】TN160红外热成像模组产品资料资源-CSDN文库

2025-06-12 20:22:25 122

原创 TN160热成像模组数据手册

TN160红外热成像模块简介

2025-04-21 14:06:42 246

原创 红外长波非制冷640探测器成像效果展示

红外热成像

2025-04-01 21:00:08 233

原创 TN160红外热成像模组简介

TN160红外热成像模组基于海康探测器(H1617W2O)和高云FPGA(GW2A-LV18QN88)设计,分辨率:160*120、帧率:25Hz、接口:DVP(兼容正点原子OV5640模组)。

2025-03-17 11:24:22 308

原创 基于FPGA的图像增强和运动目标检测

一帧图像结束时,sink_eop持续一个时钟的高电平,此时sink_valid为高代表数据有效,sink_ready为高代表下一个时钟可以接收视频流数据。统计模块对统计RAM的q进行了一个时钟的延迟操作以写回统计RAM,这就意味着读统计RAM的写相比于读存在2个时钟的延迟(RAM自身就存在1个时钟的延迟,详见统计RAM的设置),统计模块设计的关键之处在于,需要判断前两个时钟内是否出现了写且写地址和当前时钟的q对应的读地址相同,若出现了则意味着当前的q不可靠,不能使用当前的q加1再写回。

2025-03-15 14:12:49 998

原创 TN256 Demo模组移植到Xilinx平台调试记录--I2C配置模块

TN256 Zynq 热成像

2025-02-23 17:40:29 549

原创 基于FPGA的智能温度检测和告警系统设计教程

FPGA型号为EP4CE6E22C8,该芯片逻辑单元(LE)数量6288个,RAM总量为276,480位(bit),PLL(锁相环)数量8个,制程工艺:60纳米,最大工作频率346 MHz。本系统由FPGA开发板、ds18b20温度传感器、LCD1602液晶屏和上位机软件组成。实现了温度的实时检测以及超温告警功能。味心:ikkkkg 或 寇寇3305241370。

2024-11-26 17:19:42 937

原创 AD9643调试记录

如下图所示是Parallel LVDS模式的时序图,可以看出A通道的数据由时钟(DCO)上升沿同步、B通道的数据由时钟(DCO)下降沿同步,这种方式采集数据比较省心,只需要用时钟上升沿采集A通道的14bits数据、时钟下降沿采集B通道的14bits数据,然后统一用时钟上升沿同步后输出。这两种模式可以通过寄存器0x16的BIT[5]设置,默认为Parallel LVDS模式。Parallel LVDS模式和Multiplexed (Even/Odd) LVDS,Parallel LVDS模式时序。

2024-07-25 15:05:55 1550

原创 【开源!】TN256热成像模组+FPGA开发板实现热成像系统

该模块兼有I2C接口配置功能和挡片控制功能,硬件上这两者的信号进行了复用,采用ADR信号进行两种功能的切换。当ADR为高电平时为I2C模式,此时挡片不生效,当ADR为低电平时为挡片模式,此时I2C不生效。该模块根据按键控制模块送来的挡片校正触发信号进行挡片的闭合、维持、打开这几步动作,挡片闭合以后给存图模块发送存图触发信号,接着维持闭合状态250ms以上,最后再把挡片打开,至此完成一次完整的单点校正的挡片控制流程。

2024-07-24 21:00:00 2179

原创 TN256红外热成像模组调试记录

由于为了兼容OV5640模组,所以IO数量有限制,硬件设计将快门控制和I2C的3根信号复用,即ADR复用为挡片使能(低有效)、SCL复用为“快门+”使能、SDA复用为“快门-”使能。快门有点类似直流电机,“快门+”电压高于“快门-”则“正转”(快门从开启往关闭状态运转),反之则“反转”(快门从关闭往开启状态运转)。TN256模组的快门是磁吸触发式的,即通电单次时长15ms即可打开或关闭快门,此后若无新的控制脉冲则快门可永久维持当前状态(开关两种状态都不需要持续的能量维持)。

2024-07-21 15:56:58 756

原创 TN256红外热成像模组简介

和OV5640模组一样,TN256模组也是3.3V单电源供电即可工作,并且3.3V和GND的管脚位置也一样,这意味着凡是支持正点原子OV5640模组的FPGA开发板都可以直接使用TN256模组。TN256是一款检测波长为8~14微米的红外热成像模组,像元尺寸为12微米,支持分辨率为256*192,支持最高30Hz帧频,最厉害的地方在于,在这么小的尺寸里还集成了一个微型挡片,可以用于实时校正非均匀性。

2024-07-14 16:50:55 970

原创 FPGA时序约束--1.基础知识

FPGA时序约束

2022-07-09 23:23:12 1326

原创 SDRAM控制器Modelsim仿真调试记录(QuartusII、Verilog)

使用Modelsim对SDRAM控制器进行仿真,包含SDRAM仿真模型,对于含有SDRAM的设计仿真具有较大的参考意义。

2022-07-02 16:02:01 2384 1

原创 红外热成像方案定制

红外热成像效果演示

2021-10-06 16:33:01 472

原创 基于Niosii的激光测距程序

资料包含项目介绍硬件平台:DH FPGA开发板、AL53L1X激光测距模块软件平台:Quartusii13.1功能定义利用Niosii实现AL53L1X激光测距模块的I2C接口通信,并获取测距结果,显示到数码管上,单位为mm详细要求基于Qsys搭建Niosii系统; 驱动AL53L1X激光测距模块,并获取测距结果; 将测距结果显示到数码管上,单位为mm。使用说明自动测试距离,实时显示,不需要人工操作。功能效果演示代码分享链接1:https://item.

2020-12-04 20:32:13 333

原创 基于FPGA的指纹识别(使用AS608模块)

项目介绍硬件平台:正点原子新起点FPGA开发板或小脚丫MAX10 FPGA开发板、AS608指纹识别模块软件平台:Quartusii13.1功能定义详细要求key1:添加一个指纹 Key2:删除最近一个指纹 Key3:对比验证指纹,通过则led0亮否则蜂鸣器鸣叫3s Key4:复位调试记录AS608指纹模块开发记录功能效果演示演示视频基于FPGA的指纹识别演示视频(正点原子新起点FPGA开发板+AS608指纹模块)代码分享链接1:https://item..

2020-12-04 20:04:32 3587 6

原创 基于FPGA的直方图均衡算法verilog源码

项目介绍硬件平台:无软件平台:Quartusii18.1+Modelsim-Altera功能定义实现直方图均衡化算法详细要求分辨率最大支持640*480,且分辨率可设置; 输入和输出位宽为8bits(灰度图); Avalon-ST裸流视频接口;使用说明信号 方向 描述 clk input 同步时钟 rst_n input 异步复位,低有效 sink_sop input 标志输入视频流一帧开始,高有效,需要s

2020-12-04 19:55:47 2755

原创 Clocked video input使用说明

2020-04-27 20:20:37 399

TN160红外热成像模组产品资料

包含TN160红外热成像模组数据手册和原理图、探测器数据手册、FPGA例程源码、STM32例程源码,STM32配套的上位机(串口传图)

2025-06-12

基于FPGA的2DPSK调制解调verilog工程源码

基于FPGA的2DPSK调制解调verilog工程源码,基于Quartusii13.1开发,modelsim联合仿真,包含个子模块的仿真图和文字说明,功能仿真验证OK。

2020-11-16

verliog 实现ILI9320/ILI9325 TFTLCD代码

代码中修改一个参数就可以实现两种屏之间的切换

2017-01-11

基于黑金AX301的DDS信号发生器.zip

先看功能演示,满意再下载:http://code.fpgadz.com/2021/06/19/295/ 硬件平台:黑金AX301开发板+黑金AN108 ADDA模块 软件平台:Quartusii13.1 语言        :verilog hdl 功能定义 产生4种波形:正弦波、三角波、锯齿波、方波,并通过DA模块转换成模拟电压波形,可通过示波器查看波形,可通过按键切换波形和调节幅度、频率。 详细要求 产生4种DDS波形:正弦波、三角波、锯齿波、方波; 使用AN108模块转成模拟波形; 通过按键切换四种波形; 通过按键切换幅度和频率; 使用说明 安装说明 AN108模块插在AX4010开发板J2上,即右侧的GPIO上,对其方式为1脚对1脚,2脚对2脚,即上对齐。 然后直接用BNC线将AN108模块的DA OUT接口和示波器连接起来(此操作前必须确认示波器是否支持自动过压保护,否则请使用示波器探头测量波形)。 操作说明 RESET按键:复位 KEY1:增大频率/幅度/相位/波形种类 KEY2:减小频率/幅度/相位/波形种类 KEY3:选择被调节的对象:频率/幅度/相位/波形

2021-07-12

基于FPGA的数字密码锁verilog代码

功能描述 1.使用矩阵键盘进行输入,输入的密码在数码管上显示; 2.密码长度位6位,复位后初始密码位“666666”,开锁方式:xxxxxx#(x代表密码数字),密码设置方式:*yyyyyy*yyyyyy*(y为旧密码,输入两次,正确/错误时用数码管提示),然后输入#xxxxxx#xxxxxx#(x为新密码,输入两次,正确/错误时用数码管提示); 3.密码正确则开锁,延时5秒后自动关闭,使用声音提示开锁成功,使用指示灯指示锁的开闭状态,按键输入间隔超过5秒认作超时; 4.连续3次输错密码则锁死按键10秒钟,同时声光报警。 视频演示:https://www.bilibili.com/video/BV1954y1t7eU/ 升级服务:https://item.taobao.com/item.htm?spm=a2oq0.12575281.0.0.50111debSA5Gkf&ft=t&id=640880172204

2021-06-02

基于FPGA的灰度直方图均衡算法verilog实现

项目介绍 硬件平台:无 软件平台:Quartusii18.1+Modelsim-Altera 功能定义 实现直方图均衡化算法 详细要求 分辨率最大支持640*480,且分辨率可设置; 输入和输出位宽为8bits(灰度图); Avalon-ST裸流视频接口; 功能展示链接:http://code.fpgadz.com/2020/12/03/f0018/

2021-07-12

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除