【FPGA】【Verilog】【基础模块】锁相环(PLL)

本文介绍了一种PLL(锁相环)模块的设计方法,并详细展示了其在Verilog HDL中的实现过程。通过例化PLL模块并连接必要的输入输出端口,进行了一系列的仿真测试以验证PLL的功能正确性。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

pll的设定:

例化:

`timescale 1 ns / 1 ps 

module pll_test(
	input clk,
	input rst_n,
	
	output clk1,
	output clk2,
	output clk3,
	output clk4,
	output locked 
	);
	

	
pll_rty pll(
	.areset(rst_n),
	.inclk0(clk),
	.c0(clk1),
	.c1(clk2),
	.c2(clk3),
	.c3(clk4),
	.locked(locked)
	);
endmodule 

Testbench:

`timescale 1 ns/ 1 ps
module pll_test_vlg_tst();
reg clk;
reg rst_n;
                                           
wire clk1;
wire clk2;
wire clk3;
wire clk4;
wire locked ;

// assign statements (if any)                          
pll_test i1 (
// port map - connection between master ports and signals/registers   
	.clk(clk),
	.clk1(clk1),
	.clk2(clk2),
	.clk3(clk3),
	.clk4(clk4),
	.rst_n(rst_n),
	.locked(locked)
);
initial                                                
begin                                                  
                                           
clk = 0;
rst_n = 0;
//locked = 1;
#2000

rst_n = 1;

#500 
rst_n = 0;
//locked = 0;
#1000

#100 $stop;

														 
end                                                    
always #10 clk = ~clk;                                                
endmodule

仿真时序:



评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值