EDA技术与VHDL复习练习题
探<习题一 >
一、填空题
TOC \o "1-5" \h \z 1、 PLD的中文含义是:。
2、 ASIC的中文含义是: 。
3、“与-或”结构的可编程逻辑器件主要由四
部分构成:、、
和。
4、可编程逻辑器件结构图中一般用“ x ”表示此
编程单元为。
5、可编程逻辑器件结构图中一般用“ ?”表示
此编程单元为0
6可编程逻辑器件结构图中无任何标记表示此 编程单元为0
7、可编程逻辑器件按规模的大小一般分为
和o
8、 低密度可编程逻辑器件的主要有 和
9、 GAL器件 代全部PAL器件。
10、 PAL器件只能编程。
11、 GAL器件能编程。
12、 GAL器件代TTL器件。
13、 GAL器件采用擦除。
14、 PAL和 GAL器件系统编程。
TOC \o "1-5" \h \z 15、 PAL和 GAL器件需要使用 程
二、选择题
1、可编程逻辑器件PLD的基本结构形式是
A :与——与B:与——或
C :或与 D:或或
2、 可以多次编程的器件是 :
A : PROM B : PLA
C : PAL D : GAL
3、 PLD器件未编程时:
A :有逻辑功能B :没有逻辑功能
C : PAL器件有逻辑功能
D : GAL器件有逻辑功能
4、 GAL器件可以用擦除:
A :普通光 B :紫外线
C :红外线 D :电
5、 GAL16V8器件的输出引脚最多有:
A : 16 B : 4 C : 8 D : 20
6 PAL16V8器件的输入引脚最多有
A : 16 B : 4 C : 8 D : 20
7、GAL16V环能取代:
A : PAL16V B: 74LS138
C : 74LS373 D : ispLSI1032E-70PLCC84
8、GAL16V8勺可编程:
A :与阵列B:或阵列
C :输出逻辑宏单元 OLMC D : A、B都
三、判断题
1、GAL器件的输出逻辑宏单元 OLM不能实现PAL 器件的所有输出形式。()
TOC \o "1-5" \h \z 2、 PAL器件只能一次编程。()
3、 GAL器件只能一次编程。()
4、PAL和GAL器件需要使用专门的编程器编程。
5、 PAL器件可以在系统编程。()
6 GAL器件可以在系统编程。()
7、 PAL器件可以取代GAL器件。()
8、GAL器件可以取代PAL器件。()
9、 GAL器件可以使用紫外线擦除。()
10、 GAL器件OLM(不可编程。()
11、 GAL器件不能加密。()
答案:
一、填空题
I、可编程逻辑器件2、专用集成电路
3、输入电路、可编程“与”阵列、可编程或阵
列、输出电路4、编程连接5、固定连接
6不连接7、低密度可编程逻辑器件、髙密度可 编程逻辑器件 & PAL GAL9可以10、一
II、多12、可以13、电14、不能15、编程器
二、选择题
1、B 2、D 3、B 4、D 5、C 6、A 7、D 8、B
三、判断题
1、X 2、“ 3、X 4、“ 5、X
6 X 7、X 8、“ 9、X 10、X 11、X
探<习题二>
一、填空题
TOC \o "1-5" \h \z 1、髙密度可编程逻辑器件的主要有和
2、 CPLD的中文含义是o
3、 FPGA的中文含义是o
4、 FPGA的 卩密。
5、 CPLD的 卩密。
6 CPLD的集成度于PAL和GAL
7、CPLD的内部延时o
8、FPGA的内部延时
0
9、CPLD的—般米用“
”结构。
10、FPGA的—般米用“
”结构
11、FPGA的—般米用
工艺。
12、断电后,FPGA器件中的配置数据会自动
13、 断电后,CPLD中的数据不会。
14、 在系统可编程CPLD和FPGA编程器编 程。
15、CPLD和FPGA勺I/O端数和触发器比PAL和
GAL。
二、选择题
1、CPLD内部含有多个逻辑单元块,每个逻辑单
元块相当于一个()器件:
A : PAL B : GAL C: FPGA D EPROM
2、高密度ispLSI1000系列器件的基本逻辑单元 是:
A :全局布线区GRP B :通用逻辑块GLB
C :输入输出单元IOC D:输出布线区CDN
3、对CPLD器件特点描述正确的是:
A :不能多次编程 B :可以多次编程
C :使用紫外线擦除 D :使用红外线擦除
4、对CPLD器件特点描述正确的是:
A :不能多次编程B :集成度低于PAL和GAL C :内部触发器少D:可以加密
5、对FPGA器件特点描述正确的是:
A :采用EEPRO工艺B :采用SRA