基于FPGA和STM32的雷尼绍光栅尺读数头正交编码器数据解析

本文介绍了一种利用光栅尺读数头进行高精度数据采集的方法,包括使用正交编码器接口的FPGA采集板实现信号滤波及计数,并对比了基于STM32的编码器接口方案。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

数据采集系统

 

 

读数头系统

 

 

数据流程

1.光栅尺读数头(注意灯的颜色代表安装的好坏)。

2.单片机板,正交信号也接入到了STM32F107VCT6。(将差分422转单端信号)。

3.FPGA采集板(A,B两相信号)。

 

 

代码

//正交编码器,雷尼绍正交光栅编码器接口。

//可以滤除信号抖动

module test_code(osc, quadA, quadB);

input osc, quadA, quadB; 

reg [2:0] quadA_delayed, quadB_delayed; 
reg A,B,DIR; 
reg [31:0] position;

wire [31:0] position_w;
assign position_w = position;

always @(posedge osc) quadA_delayed <= {quadA_delayed[1:0], quadA}; 
always @(posedge osc) quadB_delayed <= {quadB_delayed[1:0], quadB};

wire count_enable = quadA_delayed[1] ^ quadA_delayed[2] ^ quadB_delayed[1] ^ quadB_delayed[2]; 
wire count_direction = quadA_delayed[1] ^ quadB_delayed[2];

always @(posedge osc) 
begin
    if(count_enable)
    begin
        if(count_direction) position<=position+1; 
        else position<=position-1;
        A <= quadA_delayed[2];
        B <= quadB_delayed[2];
        DIR <= count_direction;
    end
end

//xilinx debug ip核,单独跑需要删掉下面代码

ila_0 your_instance_name (
    .clk(osc), // input wire clk
    .probe0(position_w) // input wire [31:0] probe0
);
endmodule

 

 

方法2:基于STM32编码器接口,注意设置计数分频只能是不分频,不然抖动无法消除。

具体就不上代码了。通过对比,两种采集方案数据一致。丝杆电机的进给和光栅反馈的

信号基本一致。每走0.5um差不多最多有0.1um的差距,光栅反馈的精度时50nm,基本

就是1个分辨率的跳动。

评论 11
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值