-
1.Zynq从零开始专栏
Zynq(3)从MIO/EMIO学习使用外设 可以通过寄存器控制引脚的输入输出 ,标志着可以使用初步外设了Zynq(4)从MIO的中断认识中断机制Zynq(5)从AXI GPIO IP核理解不同IO之间的区别Zynq(6)从eMMC读写测试实验熟悉如何使用xilinx库- Zynq(7)从IIC读写EEPROM学习配置IIC控制器
- Zynq(8)从DP彩条实验学习使用DP接口用来显示
- Zynq(9)MIPI原理
- Zynq(10)MIPI采集
- Zynq(11)MIPI采集 DP显示
- Zynq(12)基于MIPI采集DP显示的图像处理;
- Zynq(13)AXI-DMA
- Zynq(14)自定义IP核
-
2.FPGA通信接口.
基于485的Moubus协议调试- AXI接口专题1-AXI-Lite
- AXI接口专题2-AXI-Stream
- AXI接口专题3-AXI-Memory Map
-
3.FPGA开发必备技能
使用python将cadence导出的csv文件改写成xdc文件- 使用256MB的flash的注意事项
- 使用ILA IP核调试技巧
-
4.Qt实战提升
- Qt实现俄罗斯方块
- Qt实现汽车仪表盘
- Qt实现飞机大战游戏
-
5.程序一毛,人生九牛
新组装的电脑快速部署软件进入工作状态- 探索调查研究效率提升的方法
-
6.FPGA原语和IP核
7系列的XADC IP核读取FPGA芯片温度- ILA IP核的使用以及调试方法
-
7.Lattice FPGA
-
正在筹备规划专栏《FPGA时序约束》
文章修改优化记录:
2024.11.14添加图像显示接口HDMI中的第7小节,HDMI如何作为输入端口。
2025.2.10添加Vivado设置bit文件加密中的第6小节,关于加密的操作。
2025.07.15添加FPGA开发技能(3)Vivado关联VS Code文本编辑器的一个实用功能,自动例化。
2025.07.15修改FPGA通信接口汇总导航中的导航链接,并为汇总导航文章添加Lattice FPGA链接。