后续计划,修改记录(持续更新)

  • 1.Zynq从零开始专栏

    • Zynq(3)从MIO/EMIO学习使用外设 可以通过寄存器控制引脚的输入输出 ,标志着可以使用初步外设了
    • Zynq(4)从MIO的中断认识中断机制
    • Zynq(5)从AXI GPIO IP核理解不同IO之间的区别
    • Zynq(6)从eMMC读写测试实验熟悉如何使用xilinx库
    • Zynq(7)从IIC读写EEPROM学习配置IIC控制器
    • Zynq(8)从DP彩条实验学习使用DP接口用来显示
    • Zynq(9)MIPI原理
    • Zynq(10)MIPI采集
    • Zynq(11)MIPI采集 DP显示
    • Zynq(12)基于MIPI采集DP显示的图像处理;
    • Zynq(13)AXI-DMA
    • Zynq(14)自定义IP核
  • 2.FPGA通信接口.

    • 基于485的Moubus协议调试
    • AXI接口专题1-AXI-Lite
    • AXI接口专题2-AXI-Stream
    • AXI接口专题3-AXI-Memory Map
  • 3.FPGA开发必备技能

    • 使用python将cadence导出的csv文件改写成xdc文件
    • 使用256MB的flash的注意事项
    • 使用ILA IP核调试技巧
  • 4.Qt实战提升

    • Qt实现俄罗斯方块
    • Qt实现汽车仪表盘
    • Qt实现飞机大战游戏
  • 5.程序一毛,人生九牛

    • 新组装的电脑快速部署软件进入工作状态
    • 探索调查研究效率提升的方法
  • 6.FPGA原语和IP核

    • 7系列的XADC IP核读取FPGA芯片温度
    • ILA IP核的使用以及调试方法
  • 7.Lattice FPGA

  • 正在筹备规划专栏《FPGA时序约束》

文章修改优化记录:
2024.11.14添加图像显示接口HDMI中的第7小节,HDMI如何作为输入端口。
2025.2.10添加Vivado设置bit文件加密中的第6小节,关于加密的操作。
2025.07.15添加FPGA开发技能(3)Vivado关联VS Code文本编辑器的一个实用功能,自动例化。
2025.07.15修改FPGA通信接口汇总导航中的导航链接,并为汇总导航文章添加Lattice FPGA链接。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

FPGArea

原创不易,请多支持

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值