SAR ADC 比较过程中共模电平变化的原因及应对措施

不同的DAC的参考电压接法会导致DAC的浮动电压共模电平发生变化,导致对比较器的性能要求提高。

下面举个例子一个顶板采样的差分SAR ADC。
在这里插入图片描述

先进行置位,再比较(逻辑1)
采样阶段:VINP/VINN 接入,上下两排cap 全接Vrefp:
上面一排的采样电荷为:(Vinp-Vrefp)*4C (1)
下面一排的采样电荷为:(Vinn-Vrefp)*4C (2)
第一次转换,上面一排最高位接Vrefn,其它均接Vrefp,下面一排最高位接Vrefp,其它均接Vrefn。
上面一排的电荷为:(Vx-Vrefn)*2C+(Vx-Vrefp)*2C (3)
下面一排的电荷为:(Vy-Vrefp)2C+(Vy-Vrefn)2C (4)
(1)=(3)得到Vx=Vinp-1/2
(Vrefp-Vrefn) (5)
(2)=(4)得到Vy=Vinn-1/2
(Vrefp-Vrefn) (6)
所以(5)-(6)得到Vx-Vy=Vinp-Vinn,假设得到Vinp-Vinn>0,则得到第一个bit1=1,第一位的置位不用变。
第二次转换,然后把上面一排的第二位接Vrefn,后面不变。把下面一排的第二位接Vrefp,后面不变。
上面一排的电荷为:(Vx-Vrefn)*3C+(Vx-Vrefp)*1C (7)
下面一排的电荷为:(Vy-Vrefp)3C+(Vy-Vrefn)1C (8)
(1)=(7)得到Vx=Vinp-3/4
(Vrefp-Vrefn) (9)
(2)=(8)得到Vy=Vinn-1/4
(Vrefp-Vrefn) (10)
所以(9)-(10)得到Vx-Vy=Vinp-Vinn-1/2(Vrefp-Vrefn),假设得到Vinp-Vinn<0,则得到第2个bit2=0,第2位的置位需要改变,把上面一排的第二位接Vrefp,后面不变。把

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

芯辰则吉

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值