新手教程01:逻辑仿真工具VCS的基础使用

这篇博客介绍了如何使用VCS进行数字IC的逻辑仿真,包括新建文件夹存放源代码,生成file.list,使用vcs命令编译,启动VCS图形化界面dve进行仿真及观察波形。适合零基础的初学者学习,逐步掌握VCS工具的使用。

目录

前言

利用图形化界面的方法使用VCS

1. 新建文件夹,存放需要仿真的Verilog源代码和testbench测试文件​

2. 使用cd命令进入该文件夹路径下,对需要编译的文件生成file.list文件

3. 使用vcs命令编译仿真需要的verilog代码

4. 启动VCS图形化界面

5. 进行仿真,生成波形

总结


前言

零基础初学数字IC,在此整理学习笔记。学会什么写什么,与大家一起进步。

本篇主要介绍逻辑仿真工具VCS的图形化界面使用方法,下一篇介绍如何书写makefile脚本进行仿真。


利用图形化界面的方法使用VCS

1. 新建文件夹,存放需要仿真的Verilog源代码和testbench测试文件

2. 使用cd命令进入该文件夹路径下,对需要编译的文件生成file.list文件

file.list 文件用于存放我们需要编译的所有文件的路径,方便后续使用vcs进行编译。

评论 7
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值