自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(6)
  • 收藏
  • 关注

原创 逐次逼近型ADC(SRA ADC)的学习1.1

2.1采样开关设计模拟信号接到采样保持电路,采样保持电路的性能直接影响SAR ADC的增益误差、非线性误差、速度和精度。基本的采样保持电路如上图。当采样信号SAMPLE为高电平时,采样开关闭合采样输出信号等于输入信号,,并给采样电容Cs充电;当采样信号为低电平,采样开关断开,因为采样电容没有放电回路,所以采样输出维持不变。2.1.1MOS管当输入信号为0,采样信号为高电平,采样输出信号为高电平,此时MOS管处于饱和区。采样输出电压开始下降,当采样数出电压下降到VDD-VTH时,MOS管处于线性区

2020-10-26 10:56:10 3579

原创 逐次逼近型ADC(SRA ADC)的学习1.0

一.逐次逼近型ADC(SAR-successive approximation register)的学习与研究1.1逐次逼近型ADC的基本电路结构及原理1)Vin为模拟信号,该模拟信号经过 sample and hold 电路后连接到比较器的正输入端;2)SAR控制逻辑控制DAC产生参考电压Vref的一定的倍数的电压,输出电压Vdac连接到比较器的负输入端;3)两输入信号经过比较器比较后输出1或者0;4)输出的1或者0影响SAR控制逻辑从而影响着DAC的输出电压;5)当DAC的电压逼近Vin的

2020-10-22 22:56:37 5286

原创 FPGA的入门

1.了解FPGA的硬件结构知识2.FPGA的语言编程基础,以学习VHDL语言为主,确保能够看懂代码3.硬件开发工具QuartusII的使用,掌握QuartusII9.1版本的使用。3.1破解按照网上流传的一般破解方法破解的时候出现了几个问题问题1:在复制网卡ID的时候出现了三个ID原因:出现多个ID的原因就是电脑用过多种方式连接网络,有线的、无线的,而此刻网络连接方式只通过一种,WLA...

2020-05-02 15:29:06 226

原创 关于并联比较型AD转换器知识的整理

附一篇相关博客https://blog.csdn.net/hap2y/article/details/80246767

2019-12-09 15:59:23 3929

原创 放大电路模型及相关习题

经常回顾这些模型,牢牢记住** 1.模型**2.相关习题

2019-12-05 17:11:56 541

原创 基本电流源电路

1.基本镜像电流源2.改进型镜像电流源3.多路镜像电流源4.微电流源5.比例电流源以上均来自网络

2019-12-02 17:36:52 1328

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除