逐次逼近型ADC(SRA ADC)的学习1.1

本文详细探讨了SAR ADC中的采样保持电路,包括MOS管的工作原理,采样开关的非理想因素如导通电阻的非线性、沟道电荷注入和时钟馈通,以及如何通过Dummy管和栅压自举开关来减少这些误差。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

2.1采样开关设计
模拟信号接到采样保持电路,采样保持电路的性能直接影响SAR ADC的增益误差、非线性误差、速度和精度。
在这里插入图片描述
基本的采样保持电路如上图。当采样信号SAMPLE为高电平时,采样开关闭合采样输出信号等于输入信号,,并给采样电容Cs充电;当采样信号为低电平,采样开关断开,因为采样电容没有放电回路,所以采样输出维持不变。
2.1.1MOS管
在这里插入图片描述
当输入信号为0,采样信号为高电平,采样输出信号为高电平,此时MOS管处于饱和区。采样输出电压开始下降,当采样数出电压下降到VDD-VTH时,MOS管处于线性区,电容继续放电,直至采样输出信号为0;
在这里插入图片描述
当输入信号为1,采样信号为高电平,采样输出信号为低电平时,MOS管处于饱和区,开始对采样电容充电,当采样输出信号上升到VDD-VTH时,MOS管处于截止区,但由于亚阈值导电,采样输出电压最终会上升到VDD
2.1.2采样开关的非理想因素
1)导通电阻的非线性
当MOS管导通时,很大部分时间处于线性区
可以写出导通电阻Ron的表达式,画出导通电阻随输入电压的函数图像

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值