自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(15)
  • 收藏
  • 关注

原创 ZYNQ FreeRTOS 中断处理 正确方法(含源码)

zynq freertos 添加中断任务。

2025-07-26 10:34:54 221

原创 MPSOC使用uart中断控制PL端HLS的IP核

【代码】MPSOC使用uart中断控制PL端HLS的IP核。

2025-07-09 22:35:38 205

原创 ZYNQ 同时使能PL-PS中断和串口中断

zynq使能pl-ps中断和串口中断,zynq的多中断使用方法

2025-07-09 16:59:50 80

原创 ZYNQ MPSOC实现PS串口中断回环实验,实现中断定长数据接收

下载程序时要把bit流也一起下载,不然会报错。

2025-07-07 21:46:46 218

转载 FPGA笔记 EEPROM

ROM:出厂内置数据,不可更改PROM:出厂无数据,由用户写入,只能写入一次数据EPROM:可由用户反复写入擦除数据,但需要专用编辑器(下载器)EEPROM:可由用户反复写入擦除数据,使用标准协议即可,支持字节级的读写与flash区别:需按块(页)擦除写入。

2025-05-27 23:17:27 49

转载 FPGA笔记之FIFO

FIFO用于缓存数据,特点是先进先出,当需要访问随机地址时,采用RAM作为存储器,当不需要随机访问,只需顺序读取时则可采用FIFO作为存储器。FIFO可分为同步FIFO和异步FIFO同步FIFO:读时钟和写时钟为同一个时钟,在时钟沿来临时,同时发生读操作;异步FIFO:读时钟和写时钟为不一致,读写时钟是相互独立的。将空标志:almost_empty,FIFO即将被读空。

2025-05-25 21:43:53 60

转载 FPGA 双端口RAM读写

本文介绍了如何使用Xilinx BMG IP核配置一个同步的伪双端口RAM,并对其进行读写操作。文章详细描述了双端口RAM的设计要点,包括如何避免读写冲突和写写冲突,以及如何通过控制信号实现数据的写入和读取。文中还提供了顶层模块图和波形图,展示了写模块和读模块的具体实现方式。写模块负责向RAM写入数据,并在写入32个数据后启动读模块;读模块则从RAM中读取数据。通过仿真代码,验证了设计的正确性。

2025-05-16 17:39:49 114

转载 FPGA笔记---单端口RAM读写

【正点原子FPGA连载】第十四章 IP核之RAM实验 -摘自【正点原子】领航者ZYNQ之FPGA开发指南_V2.0_xilinx的bram的primitives output register-CSDN博客

2025-05-16 09:49:18 55

转载 UART 通信 正点原子笔记

bit位发送由低至高,图中数据为 0101_0101=0x55起始位start 拉低,结束位stop拉高扩展:数据位宽可以是5-8位,在最后一个数据位和停止位之间还可插入校验位,校验位包括:奇校验;偶校验;1校验;0校验;停止位时间长度可为1;1.5;2;常使用8位数据,无校验位波特率定义码元是单个数据位或起始位或停止位,非单纯的指有效数据当baud为9600时,单个码元所占用时间为1/9600s,串口发送模块。

2025-05-15 21:12:08 36

原创 verilog 常用代码片段

(例化模块名可为多个模块顺序传递中间用。

2025-05-14 21:20:38 241

原创 hls18.3版本的maxi手动位宽扩展---利用结构体与数据打包

【代码】hls18.3版本的maxi手动位宽扩展---利用结构体与数据打包。

2025-04-18 20:53:05 88

原创 HLS中的MAXI位宽扩展

hls中maxi的总线位宽扩展

2025-04-11 21:27:21 249

原创 Zynq 利用AXI4-lite联合AXI4-full对PS端DDR发起读写

在HLS中通过对函数进行接口设置生成的IP核能够利用axi-lite在sdk中进行配置并启动,在RTL设计中利用axi4总线实现该功能;

2025-03-13 16:31:09 1097

原创 使用tcl命令搭建Vitis_HLS工程

使用Tcl指令快速搭建Vitis HLS工程并进行仿真综合并打包IP核

2025-02-18 09:32:39 427

原创 zynq7020 Block Design中添加BRAM控制器及BRAM

在vivado的block design中创建bram控制器及bram

2023-11-28 12:34:48 477

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除