ZYNQ UltraScale+ MPSoC USB2.0接口裸机驱动(Mass Storage)

本文详细介绍了在ZYNQ UltraScale+ MPSoC平台上仅支持USB2.0的软硬件设计与调试过程。硬件设计包括确认PHY器件的工作状态和ULPI接口时钟;软件设计主要涉及驱动开发,参考了官方提供的驱动源码,并解决了特定版本可能遇到的问题。测试验证阶段,使用CrystalDiskMark进行了性能测试。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

概要

ZYNQ UltraScale+ MPSoC支持支持USB3.0,其功能通过PS侧GTR接口实现。实际设计中,有时希望仅支持USB2.0即可。这里,概要描述仅需要USB2.0场景下的软硬件设计及调试过程。我们在实际设计中,采用了与ZCU102相同的USB PHY芯片(Microchip/USB3320)。

硬件设计

设计中,首先需要保证PHY器件处于正常工作状态,这里要根据PHY器件的器件手册,进行确认,例如:PHY器件的BIAS电压,Regulator输出电压等是否正常,控制器和PHY器件之间的ULPI接口时钟(60MHz)是否正常;其次,利用驱动程序,对PHY器件的寄存器进行操作,例如,针对USB3320,可以通过读PHY器件的Vendor ID或者读写PHY器件的测试寄存器进行验证。

软件设计

Block Diagram

在这里插入图片描述
根据实际设计,仅需要对USB2.0的相关IO进行勾选即可,不需要勾选USB3.0接口。

驱动设计

驱动设计参考链接:
1、

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值