bram

ena:接1工作,估计是使能;

wea:给0可以读操作;

读操作时候输出数据延迟时钟两个周期,如果想减少延迟,可以试试以下方法:

给Address——driver的时钟为clk1,给bram的时钟为clk2,;

即adder的变化在低频时钟上升沿,而bram工作在高频时钟,这时的延迟就是2个高频时钟周期,弱两个频率差6倍以上,数据输出延迟就可以忽略了。


Bram在native模式下Performance up to 450MHz,

AXI4 interface模式下Performance up to 300 MHz ,

PL的时钟频率上限应该和PLL的最高输出是一致的,或者说在PLL输出最高频时,PL可以正常的传递信号,arm的频率一般设置为默认的677MHz。


评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值