没有合适的资源?快使用搜索试试~ 我知道了~
Verilog_HDL模型(门级_RTL级_算法级_系统级)

温馨提示
Verilog模型可以是实际电路不同级别的抽象。所谓不同的抽象级别,实际上是指同一个物理电路,可以在不同的层次上用Verilog语言来描述它,如果只从行为和功能的角度来描述某一电路模块,就称为行为模块;如果从电路结构的角度来描述该电路模块,就称为结构模块。抽象的级别和它们对应的模块类型常可以分为以下5种 (1) 系统级(system) //行为级 (2) 算法级(algorithmic) //行为级 (3) RTL级(RegisterTransferLevel): //行为级 (4) 门级(gate-level): //结构级 (5) 开关级(switch-level) 系统级、算法级和RTL级是属于行为级的,门级是属于结构级的
资源推荐
资源详情
资源评论




















1
第 9 章 Verilog HDL 模型的不同
抽象级别

2
概述
Verilog 模型可以是实际电路不同级别的抽象。所谓不同的抽象
级别,实际上是指同一个物理电路,可以在不同的层次上用
Verilog 语言来描述它,如果只从行为和功能的角度来描述某一
电路模块,就称为行为模块;如果从电路结构的角度来描述该电
路模块,就称为结构模块。抽象的级别和它们对应的模块类型常
可以分为以下 5 种
(1) 系统级 (system) // 行为级
(2) 算法级 (algorithmic) // 行为级
(3) RTL 级 (RegisterTransferLevel): // 行为级
(4) 门级 (gate-level): // 结构级
(5) 开关级 (switch-level)
系统级、算法级和 RTL 级是属于行为级的,门级是属于结构级
的。

3
对于数字系统的逻辑设计工程师而言,熟练地掌握门
级、 RTL 级、算法级、系统级是非常重要的。而对于电路
基本部件(如门、缓冲器、驱动器等)库的设计者而言,则
需要掌握用户自定义源语元件( UDP )和开关级的描述。
一个复杂电路的完整 Verilog HDL 模型是由若干个 Verilog
HDL 模块构成的,每一个模块又可以由若干个子模块构成。
这些模块可以分别用不同抽象级别的 Verilog HDL 描述,
在一个模块中也可以有多种级别的描述。利用 Verilog HDL
语言结构所提供的这种功能就可以构造一个模块间的清晰层
次结构来描述极其复杂的大型设计。

4
9.1 门级结构
一个逻辑网络是由许多逻辑门和开关所组成,因此用逻辑门的
模型来描述逻辑网络是最直观的。
Verilog HDL 提供了一些门类型的关键字,可以用于门级结构
建模。
剩余16页未读,继续阅读
资源评论

- TDCQ1406322015-08-13文档不错,讲解的比较好
- NoahInArk2016-06-05个人觉得系统级的描述并没有很清晰,可能是我太笨
- 会飞的鸟猪2018-07-22这文档适合初学者吧,没有对系统级和算法级进行说明
- haionlife2016-12-2717页ppt有点少

lhrace
- 粉丝: 6
上传资源 快速赚钱
我的内容管理 展开
我的资源 快来上传第一个资源
我的收益
登录查看自己的收益我的积分 登录查看自己的积分
我的C币 登录后查看C币余额
我的收藏
我的下载
下载帮助


最新资源
- webman-PHP资源
- diboot-SQL资源
- National-Computer-Rank-Examination-计算机二级资源
- java毕业设计,影城会员管理系统
- mumicm_dlut-美赛资源
- campus-project-大创资源
- 蓝桥杯单片机真题代码-蓝桥杯资源
- Assembly-汇编语言资源
- Go Web编程实战派源码-C语言资源
- java毕业设计,在线学籍管理系统
- mica-mqtt-Java资源
- CnOCR-Python资源
- swift-Swift资源
- SpireCV-机器人开发资源
- GSYGithubAppFlutter-Kotlin资源
- Fetcher-MCP-AI人工智能资源
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈



安全验证
文档复制为VIP权益,开通VIP直接复制
