
VHDL
VHDL
简
简
明
明
教
教
程
程

一
一
、
、
EDA
EDA
、
、
EDA
EDA
技
技
术
术
及
及
其
其
应
应
用
用
与
与
发
发
展
展
EDA (Electronic Design Automation)
EDA (Electronic Design Automation)
不
不
等
等
同
同
于
于
Protel
Protel
、
、
PSPISE
PSPISE
、
、
EWB……
EWB……
规
规
范
范
化
化
标
标
准
准
化
化
设
设
计
计
效
效
率
率
高
高
充
充
分
分
利
利
用
用
计
计
算
算
机
机
,
,
远
远
离
离
经
经
验
验
和
和
硬
硬
件
件

EDA
EDA
技
技
术
术
及
及
电
电
路
路
系
系
统
统
的
的
优
优
越
越
性
性
自
自
主
主
知
知
识
识
产
产
权
权
;
;
开
开
发
发
技
技
术
术
标
标
准
准
化
化
、
、
规
规
范
范
化
化
;
;
自
自
顶
顶
向
向
下
下
的
的
设
设
计
计
方
方
案
案
,
,
设
设
计
计
效
效
率
率
高
高
和
和
规
规
模
模
大
大
;
;
现
现
代
代
电
电
子
子
开
开
发
发
技
技
术
术
的
的
发
发
展
展
方
方
向
向
,
,
全
全
方
方
位
位
仿
仿
真
真
、
、
充
充
分
分
利
利
用
用
现
现
代
代
计
计
算
算
机
机
技
技
术
术
;
;
先
先
进
进
的
的
编
编
程
程
下
下
载
载
技
技
术
术
-
-
ISP
ISP
;
;
(
(
In-System Programming
In-System Programming
)
)
在
在
系
系
统
统
可
可
编
编
程
程
,
,
指
指
电
电
路
路
板
板
上
上
的
的
空
空
白
白
器
器
件
件
可
可
以
以
编
编
程
程
写
写
入
入
最
最
终
终
用
用
户
户
代
代
码
码
,
,
而
而
不
不
需
需
要
要
从
从
电
电
路
路
板
板
上
上
取
取
下
下
器
器
件
件
,
,
已
已
经
经
编
编
程
程
的
的
器
器
件
件
也
也
可
可
以
以
用
用
ISP
ISP
方
方
式
式
擦
擦
除
除
或
或
再
再
编
编
程
程
。
。
ISP
ISP
技
技
术
术
是
是
未
未
来
来
发
发
展
展
方
方
向
向
。
。
对
对
于
于
硬
硬
件
件
经
经
验
验
要
要
求
求
不
不
高
高
,
,
仅
仅
需
需
集
集
中
中
精
精
力
力
于
于
系
系
统
统
本
本
身
身
功
功
能
能
的
的
实
实
现
现
;
;
CPLD
CPLD
的
的
纯
纯
硬
硬
件
件
加
加
密
密
的
的
可
可
靠
靠
性
性
要
要
好
好
得
得
多
多
;
;
高
高
速
速
性
性
能
能
好
好
、
、
高
高
可
可
靠
靠
性
性
;
;
可
可
设
设
计
计
成
成
单
单
片
片
系
系
统
统
--- SYSTEM ON A CHIP - SOC
--- SYSTEM ON A CHIP - SOC
。
。

CPLD/FPGA
CPLD/FPGA
技
技
术
术
简
简
介
介
和
和
发
发
展
展
CPLD
CPLD
是
是
可
可
编
编
程
程
逻
逻
辑
辑
器
器
件
件
(
(
Complex
Complex
Programable
Programable
Logic
Logic
Device
Device
)
)
FPGA
FPGA
是
是
现
现
场
场
可
可
编
编
程
程
门
门
阵
阵
列
列
(
(
Field
Field
Programable
Programable
Gate
Gate
Array)
Array)
两
两
者
者
的
的
功
功
能
能
基
基
本
本
相
相
同
同
,
,
只
只
是
是
实
实
现
现
原
原
理
理
略
略
有
有
不
不
同
同
,
,
所
所
以
以
我
我
们
们
有
有
时
时
可
可
以
以
忽
忽
略
略
这
这
两
两
者
者
的
的
区
区
别
别
,
,
统
统
称
称
为
为
可
可
编
编
程
程
逻
逻
辑
辑
器
器
件
件
或
或
CPLD/FPGA
CPLD/FPGA
。
。

二
二
、
、
可
可
编
编
程
程
逻
逻
辑
辑
器
器
件
件
的
的
发
发
展
展
历
历
程
程
1
1
、
、
可
可
编
编
程
程
逻
逻
辑
辑
器
器
件
件
的
的
出
出
现
现
数
数
字
字
系
系
统
统
是
是
由
由
许
许
多
多
子
子
系
系
统
统
或
或
逻
逻
辑
辑
模
模
块
块
构
构
成
成
的
的
。
。
设
设
计
计
者
者
可
可
根
根
据
据
各
各
模
模
块
块
的
的
功
功
能
能
选
选
择
择
适
适
当
当
的
的
芯
芯
片
片
拼
拼
接
接
成
成
预
预
定
定
的
的
数
数
字
字
系
系
统
统
,
,
也
也
可
可
把
把
系
系
统
统
的
的
全
全
部
部
或
或
部
部
分
分
模
模
块
块
集
集
成
成
在
在
一
一
个
个
芯
芯
片
片
内
内
,
,
构
构
成
成
专
专
用
用
集
集
成
成
电
电
路
路
ASIC (Application Specific
ASIC (Application Specific
Intergrated
Intergrated
Circuits)
Circuits)
。
。
使
使
用
用
ASIC
ASIC
不
不
仅
仅
可
可
以
以
极
极
大
大
地
地
减
减
小
小
系
系
统
统
的
的
硬
硬
件
件
规
规
模
模
(
(
芯
芯
片
片
数
数
、
、
占
占
用
用
的
的
面
面
积
积
及
及
体
体
积
积
等
等
)
)
,
,
而
而
且
且
可
可
以
以
降
降
低
低
功
功
耗
耗
,
,
提
提
高
高
系
系
统
统
的
的
可
可
靠
靠
性
性
、
、
保
保
密
密
性
性
以
以
及
及
工
工
作
作
速
速
度
度
。
。
随
随
着
着
集
集
成
成
电
电
路
路
制
制
造
造
工
工
艺
艺
和
和
编
编
程
程
技
技
术
术
的
的
提
提
高
高
,
,
针
针
对
对
ASIC
ASIC
产
产
品
品
的
的
设
设
计
计
和
和
编
编
程
程
都
都
离
离
不
不
开
开
制
制
造
造
厂
厂
的
的
缺
缺
点
点
,
,
从
从
20
20
世
世
纪
纪
70
70
年
年
代
代
末
末
开
开
始
始
,
,
发
发
展
展
了
了
一
一
种
种
称
称
为
为
可
可
编
编
程
程
逻
逻
辑
辑
器
器
件
件
(PLD)
(PLD)
的
的
半
半
定
定
制
制
芯
芯
片
片
。
。
PLD
PLD
芯
芯
片
片
内
内
的
的
硬
硬
件
件
资
资
源
源
和
和
连
连
线
线
资
资
源
源
也
也
是
是
由
由
制
制
造
造
厂
厂
生
生
产
产
好
好
的
的
,
,
但
但
用
用
户
户
可
可
以
以
借
借
助
助
功
功
能
能
强
强
大
大
的
的
设
设
计
计
自
自
动
动
化
化
软
软
件
件
(
(
也
也
称
称
设
设
计
计
开
开
发
发
软
软
件
件
)
)
和
和
编
编
程
程
器
器
,
,
自
自
行
行
在
在
实
实
验
验
室
室
内
内
,
,
研
研
究
究
室
室
内
内
,
,
甚
甚
至
至
车
车
间
间
等
等
生
生
产
产
现
现
场
场
,
,
进
进
行
行
设
设
计
计
和
和
编
编
程
程
,
,
实
实
现
现
所
所
希
希
望
望
的
的
数
数
字
字
系
系
统
统
。
。
评论0