
Formality:RTL与GATE网表一致性检查及设置教程
下载需积分: 46 | 1.59MB |
更新于2024-08-21
| 43 浏览量 | 举报
收藏
本文档是一份关于如何使用Formality工具检查RTL( Register Transfer Level)源代码与门级网表(GATE网表)的一致性的详细指南。主要针对的是名为"Fifo"的设计项目,该项目包括多个子文件,如RTL源代码文件fifo.v以及不同版本的门级网表,如fifo.vg、fifo_with_scan.vg和fifo_with_scan_jtag.v。
首先,作者提到要检查的是两个关键文件:RTL源代码(fifo.v)和对应的门级网表(fifo.vg)。目的是确保这两者在功能上是一致的,这意味着它们应该实现相同的设计逻辑。在这个过程中,源代码被设为"reference design",而门级网表则作为"implementation design",这有助于在设计的不同阶段进行验证和比较。
文档详细介绍了如何通过Formality图形用户界面进行操作。具体步骤如下:
1. 在Unix提示符下进入教程目录,然后运行Formality(或者其缩写fm)命令。
2. 设置reference design:用户点击Formality界面的reference按钮,随后选择并打开Rtl目录下的fifo.v文件。为了确保找到正确的文件路径,设置了搜索目录,输入了Synopsys或Design Compiler的安装目录。
3. 读取源文件后,用户可以配置选项,比如选择Variable,并在DesingWareroot directory中输入相应的路径,以便Formality能够正确解析和识别设计文件。
此外,文档还提到了如何处理带有扫描链(用于故障检测和调试)的门级网表,如fifo_with_scan.v和fifo_with_scan_jtag.v。这些额外的网表可能包含JTAG(Joint Test Action Group)链,这是一种测试接口,用于远程访问和控制设计中的寄存器。
这篇指南旨在帮助用户理解如何使用Formality工具进行RTL与GATE网表的对比,确保设计的准确性和一致性,同时考虑到了设计中的调试需求。这对于硬件验证工程师来说是极其重要的实践技能,尤其是在集成电路设计流程中,形式验证是保证设计质量的关键步骤之一。
相关推荐







theAIS
- 粉丝: 66
最新资源
- 公司门禁管理系统:指纹与胸牌验证技术
- 经典FLASH导航制作软件深度评测
- 面向对象PHP编程新手入门教程
- Hibernate初学者指南:深入理解HQL与主键生成策略
- componentart 2008.1 控件集最新API文档详解
- Java项目开发实战:五子棋与蚁群算法模拟
- 如何获取HTML页面的可见标题信息
- SopCast播放器体验:便捷网络直播NBA赛事
- ibatis初学者指南:数据访问层技术精讲
- EXJS中文教程进阶指南
- QuantumDB V3.3.0.2:Eclipse开发平台的强大数据库访问插件
- VB.NET教学全面资料包:课件、习题与实训材料
- 修复文件关联错误的必备工具介绍
- JSP+JavaBean+Access留言簿的简易实现与修正
- Extjs 2.0.1版本源码下载与Java前端开发流行
- 简易仓库管理系统源码下载及使用指南
- C++斗地主游戏源码下载 - 完整可运行代码
- 企业快信系统开发:短信与邮件集成实操指南
- Validator V4.0:全面表单验证解决方案及详尽文档
- VC6.0编程实例教程完整源代码解析
- Java数据库驱动包SqlDriver的压缩文件介绍
- ASP.NET(C#)实现基础留言板功能教程
- 深入探究ASP.NET 2.0网页制作编程
- 利用Flash实现创新分屏图片展示效果