19. Programovatelné logické obvody

ČÍSLICOVÁ TECHNIKA

VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
HRADLOVÁ POLE
Při výrobě není dána funkce
 Nutno naprogramovat
 Výroba vlastního zákaznického obvodu
 Vysoká rychlost reakce
 Vysoký stupeň integrace


VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
TYPY HRADLOVÝCH POLÍ
1) PLD (Programmable Logic Devices)

- SPLD (Simple PLD)

- CPLD (Complex PLD)





2) FPGA (Field Programmable Gate Arrays)

VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
VÝROBCE


Americká firma XILINX s obvody registrovanými
pod obchodní značkou LCA (Logic Cell Array).

VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
KLASICKÉ PLD
(PROGRAMMABLE LOGIC DEVICE)


Obvody PLD jsou založeny na
dvoustupňové struktuře realizace
kombinačních logických funkcí, známé pod
označením SOP (Sum Of Products - součet
součinů, např. Y = A .B .C + A.D + D.V)

VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
STRUKTURA PLD
struktura PROM - stupeň AND je zapojen pevně,
stupeň OR je programovatelný;
 struktura PAL - stupeň AND je programovatelný,
stupeň OR je zapojen pevně;
 struktura PLA - oba stupně jsou
programovatelné.


VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
STRUKTURA PLD

VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
FPGA
(FIELD PROGRAMMABLE GATE ARRAYS)
Nejstarší hradlovápole(polovina 80. let)
 Slučují výhody vysoké integrace VLSI
obvodů (velká hustota logiky, rychlost,
výkonnost) s výhodami snadného návrhu,
levné produkce a rychlého nasazení


VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
FPGA
(FIELD PROGRAMMABLE GATE ARRAYS)


Obvody typu FPGA mají
z programovatelných obvodů nejobecnější
strukturu a obsahují nejvíce logiky.
Současné největší obvody FPGA obsahují
až 6 milionů ekvivalentních hradel (typické
dvouvstupové hradlo NAND). Typickou
strukturu obvodu FPGA znázorňuje
následující obrázek.

VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044
STRUKTURA FPGA

VOŠ pro praxi
reg. č.: CZ.1.07/2.1.00/32.0044

More Related Content

PPTX
Příloha bez názvu 00019
PDF
16bitový procesor ve VHDL
PPTX
Dekadický čítač 7490
PPTX
Zadání logické funkce
PPT
Management
PPTX
Příloha bez názvu 00019
PDF
Slovak SanEd Training Day 2012 - New Networking in Solaris 11
PPTX
Multiplexor
Příloha bez názvu 00019
16bitový procesor ve VHDL
Dekadický čítač 7490
Zadání logické funkce
Management
Příloha bez názvu 00019
Slovak SanEd Training Day 2012 - New Networking in Solaris 11
Multiplexor

Similar to Programovatelné logické funkce (7)

PPT
Tomáš Rosa: "Reálná rizika RFID aneb zloději s tranzistorákem"
PPTX
Zilog
PDF
SmartCard Forum 2009 - Penetrační testy RFID
PDF
IoT Hackathon
PDF
SPARC T7 webinář
PPTX
Ewsd
PPTX
Nové trendy mikroprocesorů
Tomáš Rosa: "Reálná rizika RFID aneb zloději s tranzistorákem"
Zilog
SmartCard Forum 2009 - Penetrační testy RFID
IoT Hackathon
SPARC T7 webinář
Ewsd
Nové trendy mikroprocesorů
Ad

More from zdendator (20)

ODP
Bes07
ODP
Bes09
ODP
Bes08
ODP
Bes06
ODP
Bes05
ODP
Bes03
ODP
Bes02
ODP
Bes01
ODP
Absolutoria
ODP
Bes04
PPTX
Skutečná realizace zadání logického problému
PPTX
Odvozené logické funkce
PPTX
Kreslení schémat pomocí hradel NAND
PPTX
Dekodér BCD/sedmisegment
PPTX
Číslicové filtry
PPTX
Zobrazovací jednotky
PPSX
Av technika 13
PPSX
Av technika 11
PPSX
Av technika 10
PPSX
Av technika 9
Bes07
Bes09
Bes08
Bes06
Bes05
Bes03
Bes02
Bes01
Absolutoria
Bes04
Skutečná realizace zadání logického problému
Odvozené logické funkce
Kreslení schémat pomocí hradel NAND
Dekodér BCD/sedmisegment
Číslicové filtry
Zobrazovací jednotky
Av technika 13
Av technika 11
Av technika 10
Av technika 9
Ad

Programovatelné logické funkce

  • 1. 19. Programovatelné logické obvody ČÍSLICOVÁ TECHNIKA VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 2. HRADLOVÁ POLE Při výrobě není dána funkce  Nutno naprogramovat  Výroba vlastního zákaznického obvodu  Vysoká rychlost reakce  Vysoký stupeň integrace  VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 3. TYPY HRADLOVÝCH POLÍ 1) PLD (Programmable Logic Devices)  - SPLD (Simple PLD)  - CPLD (Complex PLD)    2) FPGA (Field Programmable Gate Arrays) VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 4. VÝROBCE  Americká firma XILINX s obvody registrovanými pod obchodní značkou LCA (Logic Cell Array). VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 5. KLASICKÉ PLD (PROGRAMMABLE LOGIC DEVICE)  Obvody PLD jsou založeny na dvoustupňové struktuře realizace kombinačních logických funkcí, známé pod označením SOP (Sum Of Products - součet součinů, např. Y = A .B .C + A.D + D.V) VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 6. STRUKTURA PLD struktura PROM - stupeň AND je zapojen pevně, stupeň OR je programovatelný;  struktura PAL - stupeň AND je programovatelný, stupeň OR je zapojen pevně;  struktura PLA - oba stupně jsou programovatelné.  VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 7. STRUKTURA PLD VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 8. FPGA (FIELD PROGRAMMABLE GATE ARRAYS) Nejstarší hradlovápole(polovina 80. let)  Slučují výhody vysoké integrace VLSI obvodů (velká hustota logiky, rychlost, výkonnost) s výhodami snadného návrhu, levné produkce a rychlého nasazení  VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 9. FPGA (FIELD PROGRAMMABLE GATE ARRAYS)  Obvody typu FPGA mají z programovatelných obvodů nejobecnější strukturu a obsahují nejvíce logiky. Současné největší obvody FPGA obsahují až 6 milionů ekvivalentních hradel (typické dvouvstupové hradlo NAND). Typickou strukturu obvodu FPGA znázorňuje následující obrázek. VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044
  • 10. STRUKTURA FPGA VOŠ pro praxi reg. č.: CZ.1.07/2.1.00/32.0044